Drukāt lapu
Attēls ir tikai kā piemērs. Lūdzu, skatiet produkta aprakstu.
7 Noliktavā
Nepieciešams vairāk?
ĀTRĀ piegāde 1–2 darba dienu laikā
Pasūtiet līdz plkst. 17.00
BEZMAKSAS standarta piegāde
pasūtījumiem virs 0,00 €
Precīzs piegādes laiks tiks noteikts norēķināšanās brīdī
| Daudzums | |
|---|---|
| 1+ | 2,000 € |
| 10+ | 1,960 € |
| 25+ | 1,920 € |
| 50+ | 1,880 € |
| 100+ | 1,870 € |
| 250+ | 1,860 € |
Cena par:Each
Minimāli: 1
Vairāki: 1
2,00 € (bez PVN)
rindas piezīmi
Pievienots pasūtījuma apstiprinājumam, rēķinam un izsūtīšanas piezīmei tikai šim pasūtījumam.
Šis skaits tiks pievienots pasūtījuma apstiprinājumam, rēķinam, izsūtīšanas piezīmei, tiešsaistes apstiprinājuma e-pastam un preces marķējumam.
Informācija par produktiem
RažotājsRENESAS
Ražotāja detaļas Nr.9ZXL0651AKLF
Pasūtījuma kods4076284
Tehnisko datu lapa
Clock IC TypeClock Buffer
Frequency100MHz
No. of Outputs6Outputs
Supply Voltage Min3.135V
Supply Voltage Max3.465V
Clock IC Case StyleVFQFPN-EP
No. of Pins40Pins
Operating Temperature Min0°C
Operating Temperature Max70°C
Product Range-
Automotive Qualification Standard-
SVHCNo SVHC (25-Jun-2025)
Produktu pārskats
9ZXL0651AKLF is 6-output DB800ZL derivative with integrated 85ohm terminations. It is a low-power 6-output differential buffer that meets all the performance requirements of the intel DB1200Z specification. It consumes 50% less power than standard HCSL devices and has internal terminations to allow direct connection to 85ohm transmission lines. It is suitable for PCI-Express Gen1/2/3 or QPI/UPI applications, and uses a fixed external feedback to maintain low drift for demanding QPI/UPI applications. Application includes buffer for romley, grantley and purley servers, SSDs and PCIe.
- 40-pin VFQFPN package
- 6 – LP-HCSL output pairs with integrated terminations (Zo = 85ohm)
- 25MHz PFT clock delay management, QPI/UPI 9.6GT/s 12UI phase jitter <lt/> 0.2ps RMS
- Fixed feedback path for 0ps input-to-output delay, PCIe Gen3 phase jitter <lt/> 1.0ps RMS
- 6 OE# pins hardware control of each output, input-to-output delay variation <lt/> 50ps
- PLL or bypass mode, PLL can dejitter incoming clock
- Selectable PLL bandwidth minimizes jitter peaking in downstream PLLs
- Spread spectrum compatible, tracks spreading input clock for low EMI
- Cycle-to-cycle jitter <lt/> 50ps, output-to-output skew <lt/> 65ps
- Temperature range from 0°C to +70°C
Tehniskie parametri
Clock IC Type
Clock Buffer
No. of Outputs
6Outputs
Supply Voltage Max
3.465V
No. of Pins
40Pins
Operating Temperature Max
70°C
Automotive Qualification Standard
-
Frequency
100MHz
Supply Voltage Min
3.135V
Clock IC Case Style
VFQFPN-EP
Operating Temperature Min
0°C
Product Range
-
SVHC
No SVHC (25-Jun-2025)
Tehniskā dokumentācija (2)
Tiesību akti un vides aizsardzība
Izcelsmes valsts:
Valsts, kurā veikts pēdējais nozīmīgais ražošanas processIzcelsmes valsts:Taiwan
Valsts, kurā veikts pēdējais nozīmīgais ražošanas process
Valsts, kurā veikts pēdējais nozīmīgais ražošanas processIzcelsmes valsts:Taiwan
Valsts, kurā veikts pēdējais nozīmīgais ražošanas process
Tarifa Nr.:85423990
US ECCN:EAR99
EU ECCN:NLR
Atbilst RoHS:Jā
RoHS
Atbilst RoHS prasībām attiecībā uz ftalātiem:Jā
RoHS
SVHC:No SVHC (25-Jun-2025)
Lejupielādēt produkta atbilstības sertifikātu
Produkta atbilstības sertifikāts
Svars (kg):.0063